如何測試電接口信令?
數據在HS模式下傳送,在線路空閑時,發射機切換到低功率模式,以便節能。在高速(HS)模式下,差分電壓最小值是140mV,標稱值是200mV,比較大值是270mV,數據速率擴展到比較大2.5Gb/s。HS模式由兩種可能狀態組成:Differential-0(HS-0)和Differential-1(HS-1)。在低功率(LP)模式下,信令采用兩條單端線路,擺幅為1.2V,比較大運行數據速率為10Mb/s。數據+(Dp)線路和數據-(Dn)線路相互獨立。每條線路可以有兩種狀態:0和1,這會導致LP模式,其有四種可能的狀態:LP-00,LP-01,LP-10,LP-11。 Global Operation的測試;測量MIPI測試方案商

克勞德高速數字信號測試實驗室
MIPID-PHY信號質量測試
MIPID-PHY的信號質量的測試方法主要參考MIPI協會發布的CTS(D-PHYPhysicalLayerConformanceTestSuite)。要進行MIPI信號質量的測試,首先要選擇合適帶寬的示波器。按照MIPI協會的要求,測試MIPID-PHY的信號質量需要至少4GHz帶寬的示波器。為了提高更好測試的效率,測試中推薦采用4支探頭分別連接clk+/clk-和data+data一信號進行測試,對于有多條Lane的情況可以每條數據Lane分別測試。 測試服務MIPI測試執行標準MIPI CSI/DSI接口從物理層到協議層的整體測試方案;

(3)HS信號電平判決和建立/保持時間容限(GROUP3:HS-RXVOLTAGEANDSETUP/HOLDREQUIREMENTS):其中包含了被測件對于HS信號共模電壓、差分電壓、單端電壓、共模噪聲、建立/保持時間的容限測試等。(TestIDs:2.3.1,2.3.2,2.3.3,2.3.4,2.3.5,2.3.6,2.3.7.2.3.8)
(4)HS信號時序容限測試(GROUP4:HS-RXTIMERREQUIREMENTS):其中包含了對于HS和LP間狀態切換時的一系列時序參數的容限測試。(TestIDs;2.4.1,2.4.22.4.3,2.4.4,2.4.5,2.4.6,2.4.7,2.4.8,2.4.9,2.4.10,2.4.11)
D-PHY的接收端測試中,需要用到多通道的碼型發生以產生多通道的D-PHY的信號,碼型發生器需要在軟件的控制下改變HS/LP信號的電平、偏置、注入噪聲、改變時序關系等。圖13.13是以Agilent公司的81250并行誤碼儀平臺構建的一套D-PHY信號的接收容限測試系統。
當主機向從機發送TA(turnaround)請求序列LP-II->LP-IO>LPOO>LP-IO>LPOO時,從機檢測到正確的序列后即將低功耗發送使能端和線路檢測使能端置1。在序列檢測過程中,當接收到LP-II狀態時則從機立即終止該模式的進入,使通道處于LP-II狀態。當接口工作于高速接收模式時,主要負責接收主機發送過來的圖像數據,并對數據包進行解碼,將圖像數據轉換成RGB666、RGB565、RGB888三種格式輸出到LCOS驅動控制模塊中點亮液晶像素。并生成行同步信號、場同步信號、數據有效信號及像素時鐘信號。當接口工作于低功耗接收模式下時,負責接收主機發送過來的低功耗命令和數據,并將其轉換成MIPI協議所描述的DBI格式輸出到LCOS驅動控制器中,對LCOS顯示模式及參數進行配置。時鐘線的HS信號質量測試;

MIPI D-PHY的接收端容限測試
除了對于D-PHY設備的發送的信號質量有要求以外,MIPI協會還規定了對于接收端的容限要求,D-PHY的CTS規定的接收端的測試項目主要包含以下幾個部分。
(1)LP信號電平和時序的判決容限(GROUP1:LP-RXVOLTAGEANDTIMINGREQUIREMENTS):其中包含了被測件對于LP信號高電平、低電平的判決閾值和容限對于脈沖寬度的判決容限測試等。(TestIDs:2.1.1,2.1.22.1.3,2.1.4,2.1.5.2.1.6,2.1.7,2.1.8)
(2)LP狀態下的指令時序判決容限(GROUP2:LP-RXBEHAVIORALREQUIREMENTS):其中包含了被測件在LP狀態下對于初始化、喚醒、Escape模式切換指令時序的判決容限測試等。(TestIDs:2.2.1,2.2.2,2.2.3,2.2.4,2.2.5,2.2.6,2.2.7,2.2.8) MIPI規定D-PHY信號的大走線長度了嗎?測量MIPI測試協議測試方法
MIPI D-PHY物理層自動一致性測試;測量MIPI測試方案商
MIPI顯示器工作組DickLawrence在一份聲明中稱,“這一標準給從簡單的低端設備、到高復雜性的智能電話、再到更大型手持平臺的移動系統帶給重大好處。移動產業一直期待著統一到一種開放標準上,而SDI提供了驅動這一轉變的強制性技術。
串行接口一般采用差分結構,利用幾百mV的差分信號,在收發端之間傳送數據。串行比并行相比:更節省PCB板的布線面積,增強空間利用率;差分信號增強了自身的EMI抗干擾能力,同時減少了對其他信號的干擾;低的電壓擺幅可以做到更高的速度,更小的功耗. 測量MIPI測試方案商